• UK
  • US
  • Français
  • Deutsch
  • Español (precios €)
  • Portugal
  • Polski
  • 日本人
  • 中國傳統
  • 简化中国

Micro mkII 固件近期技术历史

Micro1401有两类固件:软件和硬件。软件固件是程序代码,用于在开机时测试Micro1401、 以及随后执行主机指令。硬件固件包括组件(如ADC 和 DAC、时钟、数字输入和输出、以及主机端口)控制装置。

Revision 17 - 最新版本现在可以任意下载


日期 版本 概述
14年9月 17 CEDpost 14 Self Test

Pld851 13 FPGA

M1401 15 Monitor

Angel 02 Boot

  • 发散/聚集转换代码可以处理零长度的块,这在 Spike2 版本 8中是必要的。
09年12月 16 CEDpost 14 Self Test

Pld851 13 FPGA

M1401 14 Monitor

Angel 02 Boot

  • 修正Pld851第11和12版中一个罕见的DAC写入时序错误。
09年1月 15 CEDpost 14 Self Test

Pld851 12 FPGA

M1401 14 Monitor

Angel 02 Boot

  • 调整了自我测试代码来避免非常少见的虚假错误。
  • 增加了硬件来检测超限错误的来源。
  • 更正了Pld851版本11中触发ADC时钟开始时的错误。
  • 修正了定时ADC转换开始时的定时误差。
08年10月 14 CEDpost 13 Self Test

Pld851 10 FPGA

M1401 14 Monitor

Angel 02 Boot

  • 很多测试防止在测试期间的事件输入脉冲。
  • 为定时ADC转换外加测试。
  • 为OVRSRC注册增加支持,在终端错误发生时给予更多的提示信息。
  • FLASH存储器里用来仿真EEPROM的代码能更好的避免写EEPROM时出现的问题。
08年4月 13 CEDpost 12 Self Test

Pld851 10 FPGA

M1401 13 Monitor

Angel 02 Boot

  • 修改了主机传输码,纠正Spike2新增的高效数据传输中的一个问题。
08年4月 12 CEDpost 12 Self Test

Pld851 10 FPGA

M1401 12 Monitor

Angel 02 Boot

  • 提供可向主机传输数据的分散/收集数据传输机制,以及通用的I2C总线连接功能。
07年10月 11 CEDpost 12 Self Test

Pld851 10 FPGA

M1401 11 Monitor

Angel 02 Boot

  • SetADCList が拡張されてサブ・バーストを受け入れます。
  • EEPROM タグを使用して同期ハードウェアを検出します。
06年11月 10 CEDpost 12 Self Test

Pld851 10 FPGA

M1401 10 Monitor

Angel 02 Boot

  • 信号与E0和E1输入相连时,自测不会生成不合逻辑的E0CSR和E1CSR重置测试错误。
06年5月 09 CEDpost 11 Self Test

Pld851 10 FPGA

M1401 10 Monitor

Angel 02 Boot

  • 改善了高负荷情况下的USB数据处理
  • 改进了ADC溢出插断测试时间,插断测试会检查无插断
  • 开始自检前等待USB接口配置
  • 改进了重置脉冲生成和系统计时器插断处理
05年2月 08 CEDpost 09 Self Test

Pld851 08 FPGA

M1401 09 Monitor

Angel 02 Boot

  • SetTimerClock支持T钟特性,选择边缘触发起始,例如:DIGTIM。
  • 自我检测功能通过USB端口报告错误,更好地处理LED错误。
04年8月 07 CEDpost 08 Self Test

Pld851 08 FPGA

M1401 08 Monitor

Angel 02 Boot

  • 扩展了INFO和CONFIG命令
03年4月 06 CEDpost 08 Self Test

Pld851 08 FPGA

M1401 07 Monitor

Angel 02 Boot

  • 改进了USB复位逻辑
  • 执行ADC multiplexer bit 6及测试寄存
  • 改进了定时数字输出
  • 改进了对USB的支持
  • 改进了USB类型检测功能
  • 扩展了INFO指令
03年4月 05 CEDpost 06 Self Test

Pld851 07 FPGA

M1401 05 Monitor

Angel 02 Boot

  • 防止USB字符资料溢出。
  • 改善了topbox串行EEPROM通道的定时。
  • 纠正了排错ramp地址和ramp数据环路。
02年10月 04 CEDpost 06 Self Test

Pld851 07 FPGA

M1401 04 Monitor

Angel 02 Boot

  • 自检 "Post" 现在可以测试 DILDATN 逻辑。
  • FPGA Pld 提高了DAC的升级计时。
02年8月 03 CEDpost 04 Self Test

Pld851 06 FPGA

M1401 04 Monitor

Angel 02 Boot

  • 加电自检: 增加了对2270芯片和顶框测试注册的支持。
  • FPGA: 改进了USB接口入口的计时,为数字数据短字节增加了非破坏性读地址。
  • 监视器: 增加了对2270芯片,以及大量的ADC信道的支持。闪断槽会删掉增加的指令。
  • 引导程序: 增加了对2270芯片,以及大量的ADC信道的支持。闪断槽会删掉增加的指令。
02年3月 02 CEDpost 02 Self Test

Pld851 01 FPGA

M1401 04 Monitor

  • 加电自检: 在模数转换器(ADC)检测时进行调整以便既能处理10 伏构件又能处理一些补丁程序
  • 监视器: 用速度极快的PC主机解决可能的计时问题
01年12月 01 CEDpost 01 Self Test

Pld851 01 FPGA

M1401 02 Monitor

  • 命令装载写了更稳健。
Cambridge Electronic Design Limited

在英国注册: 00972132

注册办事处:

  • Cambridge Electronic Design Limited,
  • Technical Centre,
  • 139 Cambridge Road,
  • Milton,
  • Cambridge CB24 6AZ
  • ENGLAND.

VAT: GB 214 2617 96

生产者注册号: WEE/BD0050TZ

销售条款和条件

对于我们的美国客户,我们可以提供W-8BEN税表,该表将我们标识为英国公司.

DUNS: 219151016
CAGE/NCAGE: KB797
NAICS: 423490
商品编号
Hardware: 84716070
Software: 85235190
×

通过电子邮件 :

info@ced.co.uk

通过邮递
  • Cambridge Electronic Design Limited,
  • Technical Centre,
  • 139 Cambridge Road,
  • Milton,
  • Cambridge CB24 6AZ
  • ENGLAND.
通过电话:

(Int.+44) (0)1223 420186

来自北美:

1 800 345 7794

×