• UK
  • US
  • Français
  • Deutsch
  • Español (precios €)
  • Portugal
  • Polski
  • 日本人
  • 中國傳統
  • 简化中国

Neuere technische Geschichte der Micro2 Firmware

Es gibt zwei Arten von Firmware bei Micro1401 Mk II: Software und Hardware. Die Software-Firmware ist der Programmcode, der Micro1401 testet, wenn Sie dies einschalten, und dann vom Host übertragene Anweisungen befolgt. Die Hardware-Firmware enthält Steuerelemente für Komponenten wie z.B. die ADC und DACs, die Uhren, den Digitaleingang und -ausgang und die Host-Ports.

Revision 17 - Download kostenlos.


Datum Version Zusammenfassung
09/14 17 CEDpost 14 Self Test

Pld851 13 FPGA

M1401 15 Monitor

Angel 02 Boot

  • Einzel-/Sammeltransfercode bearbeitet Nulllängenblöcke, was für Spike2 Version 8 erforderlich ist.
12/09 16 CEDpost 14 Self Test

Pld851 13 FPGA

M1401 14 Monitor

Angel 02 Boot

  • Korrigiert einen seltenen DAC Write-Timing-Fehler in Pld851 Versionen 11 und 12.
01/09 15 CEDpost 14 Self Test

Pld851 12 FPGA

M1401 14 Monitor

Angel 02 Boot

  • Der Selbsttest-Code wurde geändert, um sehr seltene nicht zutreffende Fehler zu vermeiden.
  • Es wurde Hardware hinzugefügt, um die Quelle von Overrun-Fehlern zu erkennen.
  • Der Fehler beim ausgelösten ADC-Taktgeberstart in Pld851 Version 11 wurde korrigiert.
  • Der Zeitsteuerfehler beim Start der taktgesteuerten ADC-Konvertierungen wurde behoben.
10/08 14 CEDpost 13 Self Test

Pld851 10 FPGA

M1401 14 Monitor

Angel 02 Boot

  • Viele Test wurden vor Impulsen oder Ereigniseingaben im Verlauf von Tests geschützt.
  • Es wurde ein zusätzlicher Test für taktgesteuerten ADC-Konvertierungen hinzugefügt.
  • Support für OVRSRC-Register wurde hinzugefügt, um mehr Informationen im Falle eines Interrupt-Fehlers zu liefern.
  • Der EEPROM-Emulationscode im Flash-Speicher wurde verbessert, um Probleme mit EEPROM-Schreibvorgängen zu vermeiden.
04/08 13 CEDpost 12 Self Test

Pld851 10 FPGA

M1401 13 Monitor

Angel 02 Boot

  • Korrektur des Hosttransfercodes, um ein Problem mit den neuen, höchst effizienten Datentransfers in Spike2 zu beheben.
04/08 12 CEDpost 12 Self Test

Pld851 10 FPGA

M1401 12 Monitor

Angel 02 Boot

  • Bietet Transfermechanismen für Scatter/Gather-Daten zum Host-PC sowie allgemeine I2C-Bus-Zugangsfunktionen.
10/07 11 CEDpost 12 Self Test

Pld851 10 FPGA

M1401 11 Monitor

Angel 02 Boot

  • SetADCList erweitert, lässt nun Sub-Bursts zu.
  • Nutzt EEPROM-Tag zur Erkennung von Synchronisierungs-Hardware.
11/06 10 CEDpost 12 Self Test

Pld851 10 FPGA

M1401 10 Monitor

Angel 02 Boot

  • Der Selbsttest erzeugt keine E0CSR und E1CSR Reset-Testfehler, wenn die Eingänge E0 und E1 Signale empfangen.
05/06 09 CEDpost 11 Self Test

Pld851 10 FPGA

M1401 10 Monitor

Angel 02 Boot

  • USB-Datenverarbeitung bei hohen Lasten wurde verbessert.
  • Testzeiten für ADC-Overrun-Störungstest wurde verbessert, Störungstest prüft, dass keine Störungen vorliegen.
  • System wartet auf Konfiguration der USB-Schnittstelle, bevor der Selbsttest eingeleitet wird.
  • Verbesserte Erzeugung von Rücksetzimpulsen und Handhabung von Systemtimer-Störungen.
02/05 08 CEDpost 09 Self Test

Pld851 08 FPGA

M1401 09 Monitor

Angel 02 Boot

  • SetTimerClock unterstützt T-Taktzeichen zur Ansteuerung des flankengetriggerten Starts, z. B. in DIGTIM.
  • Selbsttest handhabt Fehler-LED besser beim Melden von Fehlern über die USB-Schnittstelle.
08/04 07 CEDpost 08 Self Test

Pld851 08 FPGA

M1401 08 Monitor

Angel 02 Boot

  • Befehle INFO und CONFIG erweitert
04/03 06 CEDpost 08 Self Test

Pld851 08 FPGA

M1401 07 Monitor

Angel 02 Boot

  • USB Reset-Logik verbessert
  • ADC-Multiplexer Bit 6 und Testregister implementiert
  • Verbesserte Tests an getakteten Digitalausgängen
  • Verbesserter USB-Support
  • Verbesserte USB-Typenerkennung
  • Erweiterter INFO-Befehl
04.03 05 CEDpost 06 Self Test

Pld851 07 FPGA

M1401 05 Monitor

Angel 02 Boot

  • Verhindert USB-Zeichen-Datenüberlauf
  • Besseres Timing beim seriellen EEPROM-Zugriff (Top-box)
  • Fixed Debug Ramp-Adresse und Ramp-Datenschleifen
10/02 04 CEDpost 06 Self Test

Pld851 07 FPGA

M1401 04 Monitor

Angel 02 Boot

  • Selbsttest „Post" prüft jetzt die DILDATN-Logik
  • FPGA Pld hat DAC Update Timing verbessert
08/02 03 CEDpost 04 Self Test

Pld851 06 FPGA

M1401 04 Monitor

Angel 02 Boot

  • Selbsttest: Zusätzliche Unterstützung von 2270 Chip und Top-box-Prüfregistern.
  • FPGA: Verbessertes Timing für USB-Schnittstellenzugriff, zusätzliche zerstörungsfreie Leseadresse für digitale Eingabedaten im „low byte"-Bereich.
  • Monitor: Zusätzlicher Support von 2270 Chip und sehr vielen ADC-Kanälen. Flash Slot-Löschbefehl hinzugefügt.
  • Boot: Zusätzlicher Initialisierungscode für 2270.
03/02 02 CEDpost 02 Self Test

Pld851 01 FPGA

M1401 04 Monitor

  • Selbsttest: Angepasst, um sowohl 10-Volt-Build als auch Patch-Option in DAC-Tests zu verarbeiten
  • Monitor: Mögliche Timing-Probleme mit sehr schnellen Host-PCs korrigiert
12/01 01 CEDpost 01 Self Test

Pld851 01 FPGA

M1401 02 Monitor

  • Die Befehlseinlesung wurde robuster gemacht.
Cambridge Electronic Design Limited

Registriert in England: 00972132

Sitz der Gesellschaft:

  • Cambridge Electronic Design Limited,
  • Technical Centre,
  • 139 Cambridge Road,
  • Milton,
  • Cambridge CB24 6AZ
  • ENGLAND.

VAT: GB 214 2617 96

Herstellerregistrierungsnummer: WEE/BD0050TZ

Verkaufsbedingungen

Für unsere US-Kunden können wir das Steuerformular W-8BEN bereitstellen, mit dem wir als britisches Unternehmen identifiziert werden.

DUNS: 219151016
CAGE/NCAGE: KB797
NAICS: 423490
Warencodes
Hardware: 84716070
Software: 85235190
×

per e-mail:

info@ced.co.uk

per Post:
  • Cambridge Electronic Design Limited,
  • Technical Centre,
  • 139 Cambridge Road,
  • Milton,
  • Cambridge CB24 6AZ
  • ENGLAND.
Telefonisch:

(Int.+44) (0)1223 420186

Aus Nordamerika:

1 800 345 7794

×