• UK
  • US
  • Français
  • Deutsch
  • Español (precios €)
  • Portugal
  • Polski
  • 日本人
  • 中國傳統
  • 简化中国

Micro mkII ファームウェアの技術履歴

Micro1401の電源を入れたときにそれをテストし、ホストから送られてくる命令に従うプログラムです。ハードウェア・ファームウェアには、ADC/DAC、クロック、デジタル入力/出力、 およびホスト・ポートといったコンポーネントのためのコントロールが含まれています。

Revision 17 - 自由にダウンロード可能です


日付 バージョン 概要
14年9月 17 CEDpost 14 Self Test

Pld851 13 FPGA

M1401 15 Monitor

Angel 02 Boot

  • スキャッタ・ギャザー転送コードは、Spike2 のバージョン 8 で必要なゼロ長さのブロックを処理します。
09年12月 16 CEDpost 14 Self Test

Pld851 13 FPGA

M1401 14 Monitor

Angel 02 Boot

  • Pld851 バージョン 11 および 12 に現れる稀なDAC書き込みタイミング・エラーを訂正します。
09年1月 15 CEDpost 14 Self Test

Pld851 12 FPGA

M1401 14 Monitor

Angel 02 Boot

  • 自己テスト・コードが非常に稀な偽エラーを回避するために調整されました。
  • オーバーラン・エラーの元を検出するためにハードウェアが追加されました。
  • バージョン 11、Pld851 のトリガーされた ADC クロック開始の障害が訂正されました。
  • クロック付き ADC 変換の開始時での時間エラーが修正されました。
08年10月 14 CEDpost 13 Self Test

Pld851 10 FPGA

M1401 14 Monitor

Angel 02 Boot

  • 多くのテストでテストの間のイベント入力でのパルスに対し保護を施しました。
  • クロック付き ADC 変換用の追加テストが加えられました。
  • 割り込みエラーが発生した場合により多くの情報が与えられるように OVRSRC レジスター対象のサポートが加えられました。
  • フラッシュ・メモリーでコードをエミュレートする EEPROM は向上しており、EEPROM 書き込みでの問題が回避されています。
08年4月 13 CEDpost 12 Self Test

Pld851 10 FPGA

M1401 13 Monitor

Angel 02 Boot

  • Spike2 の新しい高能率のデータ転送に関する問題を解決するためのホスト転送コードに対する訂正。
08年4月 12 CEDpost 12 Self Test

Pld851 10 FPGA

M1401 12 Monitor

Angel 02 Boot

  • ホスト PC への転送用のスキャッタ・ギャザー・データ転送メカニズム、これに加えさらに、一般化された I2 チャンネルのバス・アクセスも提供されます。
07年10月 11 CEDpost 12 Self Test

Pld851 10 FPGA

M1401 11 Monitor

Angel 02 Boot

  • SetADCList が拡張されてサブ・バーストを受け入れます。
  • EEPROM タグを使用して同期ハードウェアを検出します。
06年11月 10 CEDpost 12 Self Test

Pld851 10 FPGA

M1401 10 Monitor

Angel 02 Boot

  • セルフ・テストでは、信号が E0 および E1 入力に接続されたときに、疑似の E0CSR や E1CSR のリセット・テスト・エラーは生成されません。
06年5月 09 CEDpost 11 Self Test

Pld851 10 FPGA

M1401 10 Monitor

Angel 02 Boot

  • 高負荷状態における USB データの取り扱いが改善
  • ADC オーバーラン割り込みテスト・タイミングが改善、割り込みテストは割り込みの有無についてチェックする
  • USB インターフェイス構成完了の待機後にセルフ・テスト開始
  • 高性能になったリセット・パルス生成とシステム・タイマー割り込みの取り扱い
05年2月 08 CEDpost 09 Self Test

Pld851 08 FPGA

M1401 09 Monitor

Angel 02 Boot

  • SetTimerClock は T クロック・キャラクタをサポートし、DIGTIM などでのエッジトリガー付きの開始を選択します。
  • USB インターフェイスを介してエラーを報告するときに、セルフ・テストでエラー LED がこれまでよりも優れた方法で取り扱われます。
04年8月 07 CEDpost 08 Self Test

Pld851 08 FPGA

M1401 08 Monitor

Angel 02 Boot

  • INFOおよびCONFIGコマンドは拡張されています
03年4月 06 CEDpost 08 Self Test

Pld851 08 FPGA

M1401 07 Monitor

Angel 02 Boot

  • USB リセット論理の向上
  • ADC マルチフレックサー・ビット6 とテスト・レジスターの計装
  • クロック付きデジタル出力に関するテストの改良
  • USB サポートの向上
  • USB タイプ検出機能の向上
  • INFO コマンドの拡張
03年4月 05 CEDpost 06 Self Test

Pld851 07 FPGA

M1401 05 Monitor

Angel 02 Boot

  • USB キャラクタ・データのオーバーフローを防止します。
  • トップボックスのシリアル EEPROM アクセスでのタイミングが改善されました。
  • デバッグ傾斜波アドレスと傾斜波データ・ループは修正されました。
02年10月 04 CEDpost 06 Self Test

Pld851 07 FPGA

M1401 04 Monitor

Angel 02 Boot

  • 自己テスト「ポスト」は現在DILDATNロジックをテストします。
  • FPGAPldによりDAC更新タイミングが向上しました。
02年8月 03 CEDpost 04 Self Test

Pld851 06 FPGA

M1401 04 Monitor

Angel 02 Boot

  • 自己テスト: 2270チップ及びトップボックスのテスト・レジスターを対象としたサポートが追加されました。
  • FPGA: USBインターフェース・アクセスのタイミングが向上され、デジタル入力データ低バイト用非破壊読み取りアドレスが追加されました。
  • モニター: 2270チップ、及び多数のADCチャンネルに対するサポートが追加されました。フラッシュ・スロット消去コマンドが追加されました。
  • ブーツ: 2270用の初期化コードが追加されました。
02年3月 02 CEDpost 02 Self Test

Pld851 01 FPGA

M1401 04 Monitor

  • 自己テスト: DACテストで10ボルトビルドとパッチオプションの両方を取り扱うように調整されました。
  • モニター:非常に高速なPCとの潜在的なタイミング問題を解決しました。
01年12月 01 CEDpost 01 Self Test

Pld851 01 FPGA

M1401 02 Monitor

  • コマンドによるローディングの信頼性が高まりました。
Cambridge Electronic Design Limited

イギリスで登録済み: 00972132

登録事務所:

  • Cambridge Electronic Design Limited,
  • Technical Centre,
  • 139 Cambridge Road,
  • Milton,
  • Cambridge CB24 6AZ
  • ENGLAND.

VAT: GB 214 2617 96

プロデューサー登録番号: WEE/BD0050TZ

販売規約

米国のお客様には、英国の会社であることを示すW-8BEN納税フォームを提供できます。.

DUNS: 219151016
CAGE/NCAGE: KB797
NAICS: 423490
商品コード
Hardware: 84716070
Software: 85235190
×

電子メールによる:

info@ced.co.uk

郵便で
  • Cambridge Electronic Design Limited,
  • Technical Centre,
  • 139 Cambridge Road,
  • Milton,
  • Cambridge CB24 6AZ
  • ENGLAND.
電話による:

(Int.+44) (0)1223 420186

北アメリカから:

1 800 345 7794

×