• UK
  • US
  • Français
  • Deutsch
  • Español (precios €)
  • Portugal
  • Polski
  • 日本人
  • 中國傳統
  • 简化中国

Power-3 固件近期技术历史

Power1401有两类固件:软件和硬件。软件固件是程序代码,用于在开机时测试Power1401、 以及随后执行主机指令。硬件固件包括组件(如ADC 和 DAC、时钟、数字输入和输出、以及主机端口)控制装置。

Revision 06 - 最新版本现在可以任意下载

如果你的序列号在P5000以下,参见Power1401 mkII的历史。如果你的序列号在P6000以上,参见Power3a的历史。


日期 版本 概述
21年3月 06 Monitor 6
  • 对 EEPROM 仿真进行的更改将在下一次断电重启后生效。
FPGA 7
  • 防止了当 DAC FIFO和程序同时向同一个 DAC写入时可能发生的数据损坏。
  • 修正了在生成 Digital Output DTH(高字节传输数据)行时出现的错误。
14年4月 05 Monitor 5
  • 改善了中断机制。这大大改善了最差情况下的反应时间,从而轻微改善了平均反应时间。
FPGA 5
  • 添加了由FeatEn比特位7控制的DAC0-ADC串行环回接口
  • Clock3 现在有自己的分频器(像clock4一样)
13年11月 04 Monitor 4
  • 更有效地利用空闲时间,尤其是提高了Spike2的尖峰形状匹配时间。
  • 控制器:缓存失效方法进行了改进,特别是保证了Signal动态钳模型的纯净升级-之前在升级时一些旧的数据可能会保留一段时间
FPGA 4
  • 对顶部数据盒的DAC更新速率进行了改进。对8比特DAC模式进行了更正。
12年12月 02 Monitor 2
  • 控制器: 调整后,GAIN命令可以正确读取机顶盒通道增益。
  • 安装多个机顶盒后,可以进行正确指定。
12年11月 01 Monitor 1
  • 改进了USB线缆检测处理,改进单通道ADC操作,现可处理高达3MHz的信号。
Boot 1
  • 重启后锁定检测频率达200MHz。
FPGA 2
  • 校正了机顶盒 DAC的使用,改进ADC溢出检测。
Cambridge Electronic Design Limited

在英国注册: 00972132

注册办事处:

  • Cambridge Electronic Design Limited,
  • Technical Centre,
  • 139 Cambridge Road,
  • Milton,
  • Cambridge CB24 6AZ
  • ENGLAND.

VAT: GB 214 2617 96

生产者注册号: WEE/BD0050TZ

销售条款和条件

对于我们的美国客户,我们可以提供W-8BEN税表,该表将我们标识为英国公司.

DUNS: 219151016
CAGE/NCAGE: KB797
NAICS: 423490
商品编号
Hardware: 84716070
Software: 85234945
×

通过电子邮件 :

info@ced.co.uk

通过邮递
  • Cambridge Electronic Design Limited,
  • Technical Centre,
  • 139 Cambridge Road,
  • Milton,
  • Cambridge CB24 6AZ
  • ENGLAND.
通过电话:

(Int.+44) (0)1223 420186

来自北美:

1 800 345 7794

×