• UK
  • US
  • Français
  • Deutsch
  • Español (precios €)
  • Portugal
  • Polski
  • 日本人
  • 中國傳統
  • 简化中国

Zmiany techniczne oprogramowania firmowego Power-3

W urządzeniu Power1401 zastosowane są dwa rodzaje firmware - oprogramowanie i sprzęt. Oprogramowanie firmowe to kod programu, które dokonuje testu urządzenia Power1401, kiedy zostaje włączone, a następnie wykonuje instrukcje przekazywane przez urządzenia główne. W skład firmware’u sprzętowego wchodzi sterowanie takimi elementami jak ADC oraz DAC, zegary, wejściowe i wyjściowe dane cyfrowe oraz porty urządzenia głównego.

Revision 06 - Sciagnac za darmo

Jeśli twój numer seryjny jest poniżej P5000, zajrzyj do historii zmian Power1401 mkII. Jeśli twój numer seryjny jest powyżej P6000, zajrzyj do historii zmian Power3a.


Data Wersja Zasadnicze informacje
03/21 06 Monitor 6
  • Zmiany w emulacji EEPROM zaczęły obowiązywać dopiero po następnym cyklu zasilania.
FPGA 7
  • Zapobiegnięto możliwemu uszkodzeniu danych, gdy do tego samego DAC następowały w tym samym czasie zapisy DAC FIFO, jak i programu.
  • Naprawiono błąd w generowaniu linii Digital Output DTH (Data Transmitted dla wysokiego bajtu).
04/14 05 Monitor 5
  • Ulepszone działanie przerwań. Znacznie polepsza to najgorsze przypadki czasu reakcji i odrobinę polepsza średni czas odpowiedzi.
FPGA 5
  • Dodano szeregowe sprzężenie zwrotne DAC0-ADC kontrolowane przez bit 7 FeatEn
  • Clock3 posiada teraz własne dzielniki (tak samo jak clock4)
11/13 04 Monitor 4
  • Wydajniej wykorzystuje wolny czas, w szczególności, by ulepszyć dopasowania czasów kształtów spajków w Spike2.
  • ulepszone metody unieważniania cache, ma to na celu, w szczególności, zagwarantowanie czystego uaktualniania modeli dynamicznego clampowania – poprzednio było możliwe, że niektóre stare dane pozostaną na krótką chwilę.
FPGA 4
  • Ulepszenia w uaktualnianiu DAC-ów w top boxach. Poprawiono 8-bitowy tryb DAC.
12/12 02 Monitor 2
  • Komenda GAIN została zmieniona tak, by poprawnie odczytywać wzmocnienia kanałów skrzynki rozszerzającej.
  • Poprawnie identyfikuje skrzynki rozszerzające, gdy zamontowana jest więcej niż jedna.
11/12 01 Monitor 1
  • Ulepszona obsługa wykrywania kabla USB, oraz ulepszone działanie single-channel ADC pozwalające na tempo do 3MHz.
Boot 1
  • Ulepszone wykrywanie blokady 200MHz po resecie.
FPGA 2
  • FPGA: Poprawione użycie DAC skrzynki rozszerzającej. Ulepszone wykrywanie przeładowania ADC.
Cambridge Electronic Design Limited

Zarejestrowano w Anglii: 00972132

Zarejestrowane biuro:

  • Cambridge Electronic Design Limited,
  • Technical Centre,
  • 139 Cambridge Road,
  • Milton,
  • Cambridge CB24 6AZ
  • ENGLAND.

VAT: GB 214 2617 96

Numer rejestracyjny producenta: WEE/BD0050TZ

Warunki sprzedaży

Dla naszych klientów z USA możemy dostarczyć formularz podatkowy W-8BEN, który identyfikuje nas jako firmę brytyjską.

DUNS: 219151016
CAGE/NCAGE: KB797
NAICS: 423490
Kody towarów
Hardware: 84716070
Software: 85235190
×

Poczta elektroniczna:

info@ced.co.uk

Adres pocztowy
  • Cambridge Electronic Design Limited,
  • Technical Centre,
  • 139 Cambridge Road,
  • Milton,
  • Cambridge CB24 6AZ
  • ENGLAND.
Telefonicznie:

(Int.+44) (0)1223 420186

Z Ameryki Pn:

1 800 345 7794

×